Circuito integrado SN74ALS373AN - DIP Ver maior

Apenas Online

Circuito integrado SN74ALS373AN - DIP

SN74ALS373AN - DIP

Produto novo

Circuito integrado SN74ALS373AN - DIP

Mais detalhes

8 Itens

Em estoque.

R$ 8,00

Mais informações

Circuito integrado SN74ALS373AN - DIP

CARACTERÍSTICAS
• Trava transparente de 8 bits – 74ALS373
• Registro acionado por borda positiva de 8 bits – 74ALS374
• Buffers de saída de 3 estados
• Registro de saída comum de 3 estados
• Registro independente e operação de buffer de 3 estados

DESCRIÇÃOO
74ALS373 é uma trava transparente octal acoplada a oito dispositivos de saída de 3 estados.
As duas seções do dispositivo são controladas independentemente pelas portas de controle de habilitação (E) e habilitação de saída (OE).
Os dados nas entradas D são transferidos para as saídas de trava quando a entrada de habilitação (E) é alta.
A trava permanece transparente para a entrada de dados enquanto E é alto e armazena os dados que estão presentes um tempo de configuração antes da transição de habilitação de alto para baixo.
Os buffers de saída de 3 estados são projetados para acionar barramentos de 3 estados altamente carregados, memórias MOS, ou microprocessadores MOS.
A habilitação de saída baixa ativa (OE) controla todos os oito buffers de 3 estados, independentemente da operação de trava.
Quando OE está baixo, dados travados ou transparentes aparecem na saída.
Quando OE está alto, as saídas estão no estado “desligado” de alta impedância, o que significa que não acionarão nem carregarão o barramento.
O 74ALS374 é um registro acionado por borda de 8 bits acoplado a oito buffers de saída de 3 estados.
As duas seções do dispositivo são controladas independentemente pelas portas de controle de clock (CP) e habilitação de saída (OE).
O registro é totalmente acionado por borda.
O estado da entrada D, um tempo de configuração antes da transição do clock de baixo para alto, é transferido para a saída Q do flip-flop correspondente.
Os buffers de saída de 3 estados são projetados para acionar barramentos de 3 estados fortemente carregados, memórias MOS ou microprocessadores MOS. .
A habilitação de saída baixa ativa (OE) controla todos os oito buffers de 3 estados, independentemente da operação do registro.
Quando OE está baixo, os dados do registro aparecem nas saídas. Quando OE está alto, as saídas estão no estado “desligado” de alta impedância, o que significa que não acionarão nem carregarão o barramento

30 outros produtos na mesma categoria: